Экзаменационные билеты (Вычислительные системы и мпкр)2011г - davaiknam.ru o_O
Главная
Поиск по ключевым словам:
страница 1
Похожие работы
Название работы Кол-во страниц Размер
Параллельные вычислительные системы (история) 1 54.35kb.
Экзаменационные билеты для проведения Итогового Государственного... 1 35.31kb.
Экзаменационные билеты для поступления в магистратуру по направлению 1 44.62kb.
Экзаменационные билеты Ю. В. Митришкин Кафедра иу-1, группы 71, 72... 1 55.62kb.
Экзаменационные билеты по философии 1 295.03kb.
Учебно-методический комплекс по дисциплине физика специальность 230101. 1 279.94kb.
Экзаменационные билеты по дисциплине «Теоретическая механика» 1 17.92kb.
Экзаменационные билеты по истории за осень 2000 1 80.14kb.
Экзаменационные билеты по литературе для 9 класса Билет №1 «Слово... 1 50kb.
Экзаменационные вопросы и билеты по истории экономических учений... 1 81.07kb.
Экзаменационные билеты по географии 8 класс учителя высшей категории... 1 58.5kb.
Программа Государственного экзамена по специальности 230200. 1 56.19kb.
Направления изучения представлений о справедливости 1 202.17kb.

Экзаменационные билеты (Вычислительные системы и мпкр)2011г - страница №1/1

Экзаменационные билеты (Вычислительные системы и МПКР)2011г
Билет № 1 -2

1.Синтез структуры процессора:

-синтез операционного устройства(ОУ) на примере умножения кодов, структура ОУ;

2. Синтез управляющего устройства на основе микропрограммной логики, его структура;

3.. Микроконтроллер КМ1816ВЕ48. Гарвардская архитектура ,принцип работы

Билет № 2-2





  1. Основные схемы комбинационной логики :

-сумматор ,дешифратор ,шифратор , мультиплексор , демультиплексор.
2.Сруктура и принцип работы процессора КР580ВМ80.

3. . Современные реализации ОЗУ ,ПЗУ .


Билет № 3


1. . Функциональные типы памяти . Структура памяти ОЗУ и ПЗУ. Сигналы адреса и управления . Жесткий диск (Винчестер). СД-диски.
2. Микропроцессорная система с КР580.Структура , принцип работы, такты ,циклы.

3. Основные схемы комбинационной логики: -сумматор ,дешифратор ,шифратор , мультиплексор , демультиплексор.


Билет № 4

1. Проектирование регистровых схем :

-регистров памяти и сдвиговых ,

- двоичных счетчиков: последовательных, синхронных с последовательным переносом , синхронных с параллельным переносом ,реверсивных.

2. Иерархическая структура памяти ПК. Структура памяти ОЗУ и ПЗУ. сигналы адреса и управления.

3. Структура микропроцессорной системы , режим обмена с периферийными устройствами в реальном времени (такты ,циклы) ,режим прямого доступа в память (ОЗУ).

Билет № 5-2


1. Основные схемы комбинационной логики :

-сумматор ,дешифратор ,шифратор , мультиплексор , демультиплексор.

2. Синтез структуры процессора:

-синтез операционного устройства(ОУ) на примере умножения кодов, структура ОУ;

3. Микроконтроллер КМ1816ВЕ48. Гарвардская архитектура ,принцип работы

Билет № 6


1 .Функциональные типы памяти . Структура памяти ОЗУ и ПЗУ. Сигналы адреса и управления . Жесткий диск (Винчестер). СД-диски.
2 Обобщенная структура ЭВМ. Принцип работы .Команды.
4. Основные схемы комбинационной логики .

Билет № 7


1. Микроконтроллер КМ1816ВЕ48. Гарвардская архитектура ,принцип работы .
2. Основные схемы комбинационной логики

-сумматор ,дешифратор ,шифратор , мультиплексор , демультиплексор и

формулы их функционирования
3. Современные реализации ОЗУ ,ПЗУ .

Билет № 8


1. Микроконтроллер КМ1816ВЕ48. Гарвардская архитектура ,принцип работы .

2. . Иерархическая структура памяти ПК. Структура памяти ОЗУ и ПЗУ. сигналы адреса и управления.


3. Архитектура ПК .Чипсеты с Хаб- архитектурой. Состав функциональных узлов ,типы шин ,типы портов , типы интерфейсов ,совместное функционирование.
Билет № 9
1. Синтез структуры процессора: - синтез управляющего устройства на основе микропрограммной логики , его структура

2. Иерархическая структура памяти ПК. Структура памяти ОЗУ и ПЗУ. сигналы адреса и управления.

3. Архитектура ПК .Чипсеты с Хаб- архитектурой . Типы портов :параллельный ,последовательный , USB . Параметры ,принцип работы.

Билет № 10


1. Основные схемы комбинационной логики

-сумматор ,дешифратор ,шифратор , мультиплексор ,демультиплексор и формулы их функционирования

2. Архитектура ПК .Чипсеты с Хаб- архитектурой .

3. МПКР система КР580. Принцип работы .Временные соотношения: такты ,циклы


Билет № 11


1. Синтез структуры процессора: - синтез управляющего устройства на основе микропрограммной логики , алгоритм его работы , его структура
2. Иерархическая структура памяти ПК. Структура памяти ОЗУ и ПЗУ. сигналы адреса и управления.
3 . Структура процессора КР580 .Принцип работы операционного устройства, устройства управления . Временная синхронизация –такты ,циклы при обращениив ОЗУ

Билет № 12



1.Микроконтроллер КМ1816ВЕ48. Гарвардская архитектура ,принцип работы .
2.Современные реализации ОЗУ ,ПЗУ .








Предрассудки — несущие опоры цивилизации. Андре Жид
ещё >>